Changeset 1559 for DCWoRMS/branches/coolemall/example/airflowEstimation_result/Stats_Simulation_1_Tasks.txt
- Timestamp:
- 02/01/16 16:18:33 (9 years ago)
- File:
-
- 1 edited
Legend:
- Unmodified
- Added
- Removed
-
DCWoRMS/branches/coolemall/example/airflowEstimation_result/Stats_Simulation_1_Tasks.txt
r1486 r1559 1 1 JobID;TaskID;UserDN;SchedName;CpuCnt;ExecStartDate;ExecFinishDate;ExecEndDate;GB_SubDate;LB_SubDate;CompletionTime;ExecStartTime;ExecutionTime;ReadyTime;StartTime;FlowTime;WaitingTime;GQ_WaitingTime;Lateness;Tardiness;ReservStartDate;ReservFinishDate;HostNames;ProcessorName;Energy;AppName; 2 1;1;-1;cluster;4;1225666800;1225674000;1225674000;1225666800;1225666800;7200;0;7200;0;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_1];[rack_1/BladeEnclosure_1/Node_1/Processor_ 2, rack_1/BladeEnclosure_1/Node_1/Processor_1, rack_1/BladeEnclosure_1/Node_1/Processor_4, rack_1/BladeEnclosure_1/Node_1/Processor_3];0;null;3 2;2;-1;cluster;4;1225666800;1225695600;1225695600;1225666800;1225666800;28800;0;28800;0;0;28800;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_2];[rack_1/BladeEnclosure_1/Node_2/Processor_ 7, rack_1/BladeEnclosure_1/Node_2/Processor_6, rack_1/BladeEnclosure_1/Node_2/Processor_8, rack_1/BladeEnclosure_1/Node_2/Processor_5];0;null;4 3;3;-1;cluster;4;1225666800;1225674000;1225674000;1225666800;1225666800;7200;0;7200;0;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_3];[rack_1/BladeEnclosure_1/Node_3/Processor_1 2, rack_1/BladeEnclosure_1/Node_3/Processor_10, rack_1/BladeEnclosure_1/Node_3/Processor_11, rack_1/BladeEnclosure_1/Node_3/Processor_9];0;null;5 4;4;-1;cluster;4;1225666800;1225674000;1225674000;1225666800;1225666800;7200;0;7200;0;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_4];[rack_1/BladeEnclosure_1/Node_4/Processor_1 6, rack_1/BladeEnclosure_1/Node_4/Processor_15, rack_1/BladeEnclosure_1/Node_4/Processor_14, rack_1/BladeEnclosure_1/Node_4/Processor_13];0;null;6 5;5;-1;cluster;4;1225666800;1225674000;1225674000;1225666800;1225666800;7200;0;7200;0;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_5];[rack_1/BladeEnclosure_1/Node_5/Processor_20, rack_1/BladeEnclosure_1/Node_5/Processor_1 9, rack_1/BladeEnclosure_1/Node_5/Processor_18, rack_1/BladeEnclosure_1/Node_5/Processor_17];0;null;7 6;6;-1;cluster;4;1225666800;1225677600;1225677600;1225666800;1225666800;10800;0;10800;0;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_6];[rack_1/BladeEnclosure_1/Node_6/Processor_2 4, rack_1/BladeEnclosure_1/Node_6/Processor_22, rack_1/BladeEnclosure_1/Node_6/Processor_23, rack_1/BladeEnclosure_1/Node_6/Processor_21];0;null;8 7;7;-1;cluster;4;1225666800;1225681200;1225681200;1225666800;1225666800;14400;0;14400;0;0;14400;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_7];[rack_1/BladeEnclosure_1/Node_7/Processor_2 5, rack_1/BladeEnclosure_1/Node_7/Processor_26, rack_1/BladeEnclosure_1/Node_7/Processor_27, rack_1/BladeEnclosure_1/Node_7/Processor_28];0;null;9 8;8;-1;cluster;4;1225666800;1225695600;1225695600;1225666800;1225666800;28800;0;28800;0;0;28800;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_8];[rack_1/BladeEnclosure_1/Node_8/Processor_29, rack_1/BladeEnclosure_1/Node_8/Processor_3 1, rack_1/BladeEnclosure_1/Node_8/Processor_32, rack_1/BladeEnclosure_1/Node_8/Processor_30];0;null;10 9;9;-1;cluster;4;1225666800;1225674000;1225674000;1225666800;1225666800;7200;0;7200;0;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_9];[rack_1/BladeEnclosure_1/Node_9/Processor_33, rack_1/BladeEnclosure_1/Node_9/Processor_3 5, rack_1/BladeEnclosure_1/Node_9/Processor_34, rack_1/BladeEnclosure_1/Node_9/Processor_36];0;null;11 10;10;-1;cluster;4;1225666800;1225677600;1225677600;1225666800;1225666800;10800;0;10800;0;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_10];[rack_1/BladeEnclosure_1/Node_10/Processor_40, rack_1/BladeEnclosure_1/Node_10/Processor_37, rack_1/BladeEnclosure_1/Node_10/Processor_3 8, rack_1/BladeEnclosure_1/Node_10/Processor_39];0;null;2 1;1;-1;cluster;4;1225666800;1225674000;1225674000;1225666800;1225666800;7200;0;7200;0;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_1];[rack_1/BladeEnclosure_1/Node_1/Processor_4, rack_1/BladeEnclosure_1/Node_1/Processor_3, rack_1/BladeEnclosure_1/Node_1/Processor_2, rack_1/BladeEnclosure_1/Node_1/Processor_1];0;null; 3 2;2;-1;cluster;4;1225666800;1225695600;1225695600;1225666800;1225666800;28800;0;28800;0;0;28800;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_2];[rack_1/BladeEnclosure_1/Node_2/Processor_5, rack_1/BladeEnclosure_1/Node_2/Processor_6, rack_1/BladeEnclosure_1/Node_2/Processor_7, rack_1/BladeEnclosure_1/Node_2/Processor_8];0;null; 4 3;3;-1;cluster;4;1225666800;1225674000;1225674000;1225666800;1225666800;7200;0;7200;0;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_3];[rack_1/BladeEnclosure_1/Node_3/Processor_10, rack_1/BladeEnclosure_1/Node_3/Processor_11, rack_1/BladeEnclosure_1/Node_3/Processor_12, rack_1/BladeEnclosure_1/Node_3/Processor_9];0;null; 5 4;4;-1;cluster;4;1225666800;1225674000;1225674000;1225666800;1225666800;7200;0;7200;0;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_4];[rack_1/BladeEnclosure_1/Node_4/Processor_15, rack_1/BladeEnclosure_1/Node_4/Processor_16, rack_1/BladeEnclosure_1/Node_4/Processor_13, rack_1/BladeEnclosure_1/Node_4/Processor_14];0;null; 6 5;5;-1;cluster;4;1225666800;1225674000;1225674000;1225666800;1225666800;7200;0;7200;0;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_5];[rack_1/BladeEnclosure_1/Node_5/Processor_20, rack_1/BladeEnclosure_1/Node_5/Processor_17, rack_1/BladeEnclosure_1/Node_5/Processor_18, rack_1/BladeEnclosure_1/Node_5/Processor_19];0;null; 7 6;6;-1;cluster;4;1225666800;1225677600;1225677600;1225666800;1225666800;10800;0;10800;0;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_6];[rack_1/BladeEnclosure_1/Node_6/Processor_21, rack_1/BladeEnclosure_1/Node_6/Processor_23, rack_1/BladeEnclosure_1/Node_6/Processor_22, rack_1/BladeEnclosure_1/Node_6/Processor_24];0;null; 8 7;7;-1;cluster;4;1225666800;1225681200;1225681200;1225666800;1225666800;14400;0;14400;0;0;14400;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_7];[rack_1/BladeEnclosure_1/Node_7/Processor_28, rack_1/BladeEnclosure_1/Node_7/Processor_27, rack_1/BladeEnclosure_1/Node_7/Processor_26, rack_1/BladeEnclosure_1/Node_7/Processor_25];0;null; 9 8;8;-1;cluster;4;1225666800;1225695600;1225695600;1225666800;1225666800;28800;0;28800;0;0;28800;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_8];[rack_1/BladeEnclosure_1/Node_8/Processor_29, rack_1/BladeEnclosure_1/Node_8/Processor_30, rack_1/BladeEnclosure_1/Node_8/Processor_32, rack_1/BladeEnclosure_1/Node_8/Processor_31];0;null; 10 9;9;-1;cluster;4;1225666800;1225674000;1225674000;1225666800;1225666800;7200;0;7200;0;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_9];[rack_1/BladeEnclosure_1/Node_9/Processor_33, rack_1/BladeEnclosure_1/Node_9/Processor_36, rack_1/BladeEnclosure_1/Node_9/Processor_35, rack_1/BladeEnclosure_1/Node_9/Processor_34];0;null; 11 10;10;-1;cluster;4;1225666800;1225677600;1225677600;1225666800;1225666800;10800;0;10800;0;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_10];[rack_1/BladeEnclosure_1/Node_10/Processor_40, rack_1/BladeEnclosure_1/Node_10/Processor_37, rack_1/BladeEnclosure_1/Node_10/Processor_39, rack_1/BladeEnclosure_1/Node_10/Processor_38];0;null; 12 12 11;11;-1;cluster;4;1225666800;1225681200;1225681200;1225666800;1225666800;14400;0;14400;0;0;14400;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_11];[rack_1/BladeEnclosure_1/Node_11/Processor_43, rack_1/BladeEnclosure_1/Node_11/Processor_42, rack_1/BladeEnclosure_1/Node_11/Processor_41, rack_1/BladeEnclosure_1/Node_11/Processor_44];0;null; 13 12;12;-1;cluster;4;1225666800;1225695600;1225695600;1225666800;1225666800;28800;0;28800;0;0;28800;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_12];[rack_1/BladeEnclosure_1/Node_12/Processor_4 8, rack_1/BladeEnclosure_1/Node_12/Processor_47, rack_1/BladeEnclosure_1/Node_12/Processor_46, rack_1/BladeEnclosure_1/Node_12/Processor_45];0;null;13 12;12;-1;cluster;4;1225666800;1225695600;1225695600;1225666800;1225666800;28800;0;28800;0;0;28800;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_12];[rack_1/BladeEnclosure_1/Node_12/Processor_45, rack_1/BladeEnclosure_1/Node_12/Processor_46, rack_1/BladeEnclosure_1/Node_12/Processor_47, rack_1/BladeEnclosure_1/Node_12/Processor_48];0;null; 14 14 13;13;-1;cluster;4;1225666800;1225674000;1225674000;1225666800;1225666800;7200;0;7200;0;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_13];[rack_1/BladeEnclosure_1/Node_13/Processor_51, rack_1/BladeEnclosure_1/Node_13/Processor_52, rack_1/BladeEnclosure_1/Node_13/Processor_50, rack_1/BladeEnclosure_1/Node_13/Processor_49];0;null; 15 14;14;-1;cluster;4;1225668600;1225690200;1225690200;1225668600;1225668600;23400;1800;21600;1800;0;21600;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_14];[rack_1/BladeEnclosure_1/Node_14/Processor_5 4, rack_1/BladeEnclosure_1/Node_14/Processor_55, rack_1/BladeEnclosure_1/Node_14/Processor_56, rack_1/BladeEnclosure_1/Node_14/Processor_53];0;null;16 15;15;-1;cluster;4;1225668600;1225693800;1225693800;1225668600;1225668600;27000;1800;25200;1800;0;25200;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_15];[rack_1/BladeEnclosure_2/Node_15/Processor_ 58, rack_1/BladeEnclosure_2/Node_15/Processor_59, rack_1/BladeEnclosure_2/Node_15/Processor_60, rack_1/BladeEnclosure_2/Node_15/Processor_57];0;null;17 16;16;-1;cluster;4;1225668600;1225690200;1225690200;1225668600;1225668600;23400;1800;21600;1800;0;21600;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_16];[rack_1/BladeEnclosure_2/Node_16/Processor_64, rack_1/BladeEnclosure_2/Node_16/Processor_61, rack_1/BladeEnclosure_2/Node_16/Processor_6 2, rack_1/BladeEnclosure_2/Node_16/Processor_63];0;null;18 17;17;-1;cluster;4;1225668600;1225693800;1225693800;1225668600;1225668600;27000;1800;25200;1800;0;25200;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_17];[rack_1/BladeEnclosure_2/Node_17/Processor_6 7, rack_1/BladeEnclosure_2/Node_17/Processor_68, rack_1/BladeEnclosure_2/Node_17/Processor_65, rack_1/BladeEnclosure_2/Node_17/Processor_66];0;null;19 18;18;-1;cluster;4;1225670400;1225684800;1225684800;1225670400;1225670400;18000;3600;14400;3600;0;14400;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_18];[rack_1/BladeEnclosure_2/Node_18/Processor_ 70, rack_1/BladeEnclosure_2/Node_18/Processor_72, rack_1/BladeEnclosure_2/Node_18/Processor_71, rack_1/BladeEnclosure_2/Node_18/Processor_69];0;null;20 19;19;-1;cluster;4;1225670400;1225681200;1225681200;1225670400;1225670400;14400;3600;10800;3600;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_19];[rack_1/BladeEnclosure_2/Node_19/Processor_7 5, rack_1/BladeEnclosure_2/Node_19/Processor_74, rack_1/BladeEnclosure_2/Node_19/Processor_76, rack_1/BladeEnclosure_2/Node_19/Processor_73];0;null;15 14;14;-1;cluster;4;1225668600;1225690200;1225690200;1225668600;1225668600;23400;1800;21600;1800;0;21600;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_14];[rack_1/BladeEnclosure_1/Node_14/Processor_53, rack_1/BladeEnclosure_1/Node_14/Processor_54, rack_1/BladeEnclosure_1/Node_14/Processor_55, rack_1/BladeEnclosure_1/Node_14/Processor_56];0;null; 16 15;15;-1;cluster;4;1225668600;1225693800;1225693800;1225668600;1225668600;27000;1800;25200;1800;0;25200;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_15];[rack_1/BladeEnclosure_2/Node_15/Processor_60, rack_1/BladeEnclosure_2/Node_15/Processor_59, rack_1/BladeEnclosure_2/Node_15/Processor_58, rack_1/BladeEnclosure_2/Node_15/Processor_57];0;null; 17 16;16;-1;cluster;4;1225668600;1225690200;1225690200;1225668600;1225668600;23400;1800;21600;1800;0;21600;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_16];[rack_1/BladeEnclosure_2/Node_16/Processor_64, rack_1/BladeEnclosure_2/Node_16/Processor_61, rack_1/BladeEnclosure_2/Node_16/Processor_63, rack_1/BladeEnclosure_2/Node_16/Processor_62];0;null; 18 17;17;-1;cluster;4;1225668600;1225693800;1225693800;1225668600;1225668600;27000;1800;25200;1800;0;25200;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_17];[rack_1/BladeEnclosure_2/Node_17/Processor_68, rack_1/BladeEnclosure_2/Node_17/Processor_67, rack_1/BladeEnclosure_2/Node_17/Processor_66, rack_1/BladeEnclosure_2/Node_17/Processor_65];0;null; 19 18;18;-1;cluster;4;1225670400;1225684800;1225684800;1225670400;1225670400;18000;3600;14400;3600;0;14400;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_18];[rack_1/BladeEnclosure_2/Node_18/Processor_69, rack_1/BladeEnclosure_2/Node_18/Processor_70, rack_1/BladeEnclosure_2/Node_18/Processor_72, rack_1/BladeEnclosure_2/Node_18/Processor_71];0;null; 20 19;19;-1;cluster;4;1225670400;1225681200;1225681200;1225670400;1225670400;14400;3600;10800;3600;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_19];[rack_1/BladeEnclosure_2/Node_19/Processor_73, rack_1/BladeEnclosure_2/Node_19/Processor_76, rack_1/BladeEnclosure_2/Node_19/Processor_75, rack_1/BladeEnclosure_2/Node_19/Processor_74];0;null; 21 21 20;20;-1;cluster;4;1225670400;1225677600;1225677600;1225670400;1225670400;10800;3600;7200;3600;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_20];[rack_1/BladeEnclosure_2/Node_20/Processor_78, rack_1/BladeEnclosure_2/Node_20/Processor_79, rack_1/BladeEnclosure_2/Node_20/Processor_77, rack_1/BladeEnclosure_2/Node_20/Processor_80];0;null; 22 21;21;-1;cluster;4;1225670400;1225677600;1225677600;1225670400;1225670400;10800;3600;7200;3600;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_21];[rack_1/BladeEnclosure_2/Node_21/Processor_84, rack_1/BladeEnclosure_2/Node_21/Processor_83, rack_1/BladeEnclosure_2/Node_21/Processor_82, rack_1/BladeEnclosure_2/Node_21/Processor_81];0;null; 23 22;22;-1;cluster;4;1225670400;1225684800;1225684800;1225670400;1225670400;18000;3600;14400;3600;0;14400;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_22];[rack_1/BladeEnclosure_2/Node_22/Processor_88, rack_1/BladeEnclosure_2/Node_22/Processor_87, rack_1/BladeEnclosure_2/Node_22/Processor_86, rack_1/BladeEnclosure_2/Node_22/Processor_85];0;null; 24 23;23;-1;cluster;4;1225670400;1225681200;1225681200;1225670400;1225670400;14400;3600;10800;3600;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_23];[rack_1/BladeEnclosure_2/Node_23/Processor_89, rack_1/BladeEnclosure_2/Node_23/Processor_92, rack_1/BladeEnclosure_2/Node_23/Processor_91, rack_1/BladeEnclosure_2/Node_23/Processor_90];0;null; 25 24;24;-1;cluster;4;1225670400;1225677600;1225677600;1225670400;1225670400;10800;3600;7200;3600;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_24];[rack_1/BladeEnclosure_2/Node_24/Processor_96, rack_1/BladeEnclosure_2/Node_24/Processor_94, rack_1/BladeEnclosure_2/Node_24/Processor_95, rack_1/BladeEnclosure_2/Node_24/Processor_93];0;null; 26 25;25;-1;cluster;4;1225670400;1225677600;1225677600;1225670400;1225670400;10800;3600;7200;3600;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_25];[rack_1/BladeEnclosure_2/Node_25/Processor_99, rack_1/BladeEnclosure_2/Node_25/Processor_100, rack_1/BladeEnclosure_2/Node_25/Processor_97, rack_1/BladeEnclosure_2/Node_25/Processor_98];0;null; 27 26;26;-1;cluster;4;1225674000;1225681200;1225681200;1225674000;1225674000;14400;7200;7200;7200;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_1];[rack_1/BladeEnclosure_1/Node_1/Processor_2, rack_1/BladeEnclosure_1/Node_1/Processor_1, rack_1/BladeEnclosure_1/Node_1/Processor_4, rack_1/BladeEnclosure_1/Node_1/Processor_3];0;null; 28 27;27;-1;cluster;4;1225674000;1225681200;1225681200;1225674000;1225674000;14400;7200;7200;7200;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_3];[rack_1/BladeEnclosure_1/Node_3/Processor_12, rack_1/BladeEnclosure_1/Node_3/Processor_10, rack_1/BladeEnclosure_1/Node_3/Processor_11, rack_1/BladeEnclosure_1/Node_3/Processor_9];0;null; 29 28;28;-1;cluster;4;1225674000;1225681200;1225681200;1225674000;1225674000;14400;7200;7200;7200;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_4];[rack_1/BladeEnclosure_1/Node_4/Processor_16, rack_1/BladeEnclosure_1/Node_4/Processor_15, rack_1/BladeEnclosure_1/Node_4/Processor_14, rack_1/BladeEnclosure_1/Node_4/Processor_13];0;null; 30 29;29;-1;cluster;4;1225674000;1225684800;1225684800;1225674000;1225674000;18000;7200;10800;7200;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_5];[rack_1/BladeEnclosure_1/Node_5/Processor_20, rack_1/BladeEnclosure_1/Node_5/Processor_19, rack_1/BladeEnclosure_1/Node_5/Processor_18, rack_1/BladeEnclosure_1/Node_5/Processor_17];0;null; 31 30;30;-1;cluster;4;1225677600;1225684800;1225684800;1225677600;1225677600;18000;10800;7200;10800;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_6];[rack_1/BladeEnclosure_1/Node_6/Processor_24, rack_1/BladeEnclosure_1/Node_6/Processor_22, rack_1/BladeEnclosure_1/Node_6/Processor_23, rack_1/BladeEnclosure_1/Node_6/Processor_21];0;null; 32 31;31;-1;cluster;4;1225675800;1225686600;1225686600;1225675800;1225675800;19800;9000;10800;9000;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_9];[rack_1/BladeEnclosure_1/Node_9/Processor_33, rack_1/BladeEnclosure_1/Node_9/Processor_35, rack_1/BladeEnclosure_1/Node_9/Processor_34, rack_1/BladeEnclosure_1/Node_9/Processor_36];0;null; 33 32;32;-1;cluster;4;1225675800;1225683000;1225683000;1225675800;1225675800;16200;9000;7200;9000;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_13];[rack_1/BladeEnclosure_1/Node_13/Processor_51, rack_1/BladeEnclosure_1/Node_13/Processor_52, rack_1/BladeEnclosure_1/Node_13/Processor_50, rack_1/BladeEnclosure_1/Node_13/Processor_49];0;null; 34 33;33;-1;cluster;4;1225675800;1225686600;1225686600;1225675800;1225675800;19800;9000;10800;9000;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_26];[rack_1/BladeEnclosure_2/Node_26/Processor_102, rack_1/BladeEnclosure_2/Node_26/Processor_103, rack_1/BladeEnclosure_2/Node_26/Processor_104, rack_1/BladeEnclosure_2/Node_26/Processor_101];0;null; 35 34;34;-1;cluster;4;1225676400;1225690800;1225690800;1225676400;1225676400;24000;9600;14400;9600;0;14400;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_27];[rack_1/BladeEnclosure_2/Node_27/Processor_106, rack_1/BladeEnclosure_2/Node_27/Processor_105, rack_1/BladeEnclosure_2/Node_27/Processor_108, rack_1/BladeEnclosure_2/Node_27/Processor_107];0;null; 36 35;35;-1;cluster;4;1225676400;1225690800;1225690800;1225676400;1225676400;24000;9600;14400;9600;0;14400;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_28];[rack_1/BladeEnclosure_2/Node_28/Processor_110, rack_1/BladeEnclosure_2/Node_28/Processor_111, rack_1/BladeEnclosure_2/Node_28/Processor_112, rack_1/BladeEnclosure_2/Node_28/Processor_109];0;null; 37 36;36;-1;cluster;4;1225677600;1225706400;1225706400;1225677600;1225677600;39600;10800;28800;10800;0;28800;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_10];[rack_1/BladeEnclosure_1/Node_10/Processor_40, rack_1/BladeEnclosure_1/Node_10/Processor_37, rack_1/BladeEnclosure_1/Node_10/Processor_38, rack_1/BladeEnclosure_1/Node_10/Processor_39];0;null; 38 37;37;-1;cluster;4;1225677600;1225684800;1225684800;1225677600;1225677600;18000;10800;7200;10800;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_20];[rack_1/BladeEnclosure_2/Node_20/Processor_78, rack_1/BladeEnclosure_2/Node_20/Processor_79, rack_1/BladeEnclosure_2/Node_20/Processor_77, rack_1/BladeEnclosure_2/Node_20/Processor_80];0;null; 39 38;38;-1;cluster;4;1225677600;1225699200;1225699200;1225677600;1225677600;32400;10800;21600;10800;0;21600;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_21];[rack_1/BladeEnclosure_2/Node_21/Processor_84, rack_1/BladeEnclosure_2/Node_21/Processor_83, rack_1/BladeEnclosure_2/Node_21/Processor_82, rack_1/BladeEnclosure_2/Node_21/Processor_81];0;null; 40 39;39;-1;cluster;4;1225677600;1225706400;1225706400;1225677600;1225677600;39600;10800;28800;10800;0;28800;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_24];[rack_1/BladeEnclosure_2/Node_24/Processor_96, rack_1/BladeEnclosure_2/Node_24/Processor_94, rack_1/BladeEnclosure_2/Node_24/Processor_95, rack_1/BladeEnclosure_2/Node_24/Processor_93];0;null; 41 41;41;-1;cluster;4;1225677600;1225699200;1225699200;1225677600;1225677600;32400;10800;21600;10800;0;21600;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_25];[rack_1/BladeEnclosure_2/Node_25/Processor_99, rack_1/BladeEnclosure_2/Node_25/Processor_100, rack_1/BladeEnclosure_2/Node_25/Processor_97, rack_1/BladeEnclosure_2/Node_25/Processor_98];0;null; 42 42;42;-1;cluster;4;1225678400;1225703600;1225703600;1225678400;1225678400;36800;11600;25200;11600;0;25200;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_29];[rack_1/BladeEnclosure_3/Node_29/Processor_115, rack_1/BladeEnclosure_3/Node_29/Processor_116, rack_1/BladeEnclosure_3/Node_29/Processor_113, rack_1/BladeEnclosure_3/Node_29/Processor_114];0;null; 43 43;43;-1;cluster;4;1225678400;1225692800;1225692800;1225678400;1225678400;26000;11600;14400;11600;0;14400;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_30];[rack_1/BladeEnclosure_3/Node_30/Processor_119, rack_1/BladeEnclosure_3/Node_30/Processor_118, rack_1/BladeEnclosure_3/Node_30/Processor_117, rack_1/BladeEnclosure_3/Node_30/Processor_120];0;null; 44 44;44;-1;cluster;4;1225678400;1225685600;1225685600;1225678400;1225678400;18800;11600;7200;11600;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_31];[rack_1/BladeEnclosure_3/Node_31/Processor_121, rack_1/BladeEnclosure_3/Node_31/Processor_122, rack_1/BladeEnclosure_3/Node_31/Processor_123, rack_1/BladeEnclosure_3/Node_31/Processor_124];0;null; 45 45;45;-1;cluster;4;1225678400;1225703600;1225703600;1225678400;1225678400;36800;11600;25200;11600;0;25200;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_32];[rack_1/BladeEnclosure_3/Node_32/Processor_126, rack_1/BladeEnclosure_3/Node_32/Processor_127, rack_1/BladeEnclosure_3/Node_32/Processor_125, rack_1/BladeEnclosure_3/Node_32/Processor_128];0;null; 46 46;46;-1;cluster;4;1225678400;1225692800;1225692800;1225678400;1225678400;26000;11600;14400;11600;0;14400;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_33];[rack_1/BladeEnclosure_3/Node_33/Processor_129, rack_1/BladeEnclosure_3/Node_33/Processor_131, rack_1/BladeEnclosure_3/Node_33/Processor_130, rack_1/BladeEnclosure_3/Node_33/Processor_132];0;null; 47 47;47;-1;cluster;4;1225678400;1225689200;1225689200;1225678400;1225678400;22400;11600;10800;11600;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_34];[rack_1/BladeEnclosure_3/Node_34/Processor_133, rack_1/BladeEnclosure_3/Node_34/Processor_134, rack_1/BladeEnclosure_3/Node_34/Processor_135, rack_1/BladeEnclosure_3/Node_34/Processor_136];0;null; 48 48;48;-1;cluster;4;1225679000;1225704200;1225704200;1225679000;1225679000;37400;12200;25200;12200;0;25200;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_35];[rack_1/BladeEnclosure_3/Node_35/Processor_140, rack_1/BladeEnclosure_3/Node_35/Processor_137, rack_1/BladeEnclosure_3/Node_35/Processor_139, rack_1/BladeEnclosure_3/Node_35/Processor_138];0;null; 49 49;49;-1;cluster;4;1225679000;1225686200;1225686200;1225679000;1225679000;19400;12200;7200;12200;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_36];[rack_1/BladeEnclosure_3/Node_36/Processor_142, rack_1/BladeEnclosure_3/Node_36/Processor_143, rack_1/BladeEnclosure_3/Node_36/Processor_144, rack_1/BladeEnclosure_3/Node_36/Processor_141];0;null; 50 50;50;-1;cluster;4;1225679000;1225689800;1225689800;1225679000;1225679000;23000;12200;10800;12200;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_37];[rack_1/BladeEnclosure_3/Node_37/Processor_145, rack_1/BladeEnclosure_3/Node_37/Processor_146, rack_1/BladeEnclosure_3/Node_37/Processor_147, rack_1/BladeEnclosure_3/Node_37/Processor_148];0;null; 22 21;21;-1;cluster;4;1225670400;1225677600;1225677600;1225670400;1225670400;10800;3600;7200;3600;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_21];[rack_1/BladeEnclosure_2/Node_21/Processor_84, rack_1/BladeEnclosure_2/Node_21/Processor_81, rack_1/BladeEnclosure_2/Node_21/Processor_82, rack_1/BladeEnclosure_2/Node_21/Processor_83];0;null; 23 22;22;-1;cluster;4;1225670400;1225684800;1225684800;1225670400;1225670400;18000;3600;14400;3600;0;14400;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_22];[rack_1/BladeEnclosure_2/Node_22/Processor_87, rack_1/BladeEnclosure_2/Node_22/Processor_88, rack_1/BladeEnclosure_2/Node_22/Processor_85, rack_1/BladeEnclosure_2/Node_22/Processor_86];0;null; 24 23;23;-1;cluster;4;1225670400;1225681200;1225681200;1225670400;1225670400;14400;3600;10800;3600;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_23];[rack_1/BladeEnclosure_2/Node_23/Processor_92, rack_1/BladeEnclosure_2/Node_23/Processor_91, rack_1/BladeEnclosure_2/Node_23/Processor_90, rack_1/BladeEnclosure_2/Node_23/Processor_89];0;null; 25 24;24;-1;cluster;4;1225670400;1225677600;1225677600;1225670400;1225670400;10800;3600;7200;3600;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_24];[rack_1/BladeEnclosure_2/Node_24/Processor_95, rack_1/BladeEnclosure_2/Node_24/Processor_94, rack_1/BladeEnclosure_2/Node_24/Processor_96, rack_1/BladeEnclosure_2/Node_24/Processor_93];0;null; 26 25;25;-1;cluster;4;1225670400;1225677600;1225677600;1225670400;1225670400;10800;3600;7200;3600;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_25];[rack_1/BladeEnclosure_2/Node_25/Processor_100, rack_1/BladeEnclosure_2/Node_25/Processor_98, rack_1/BladeEnclosure_2/Node_25/Processor_97, rack_1/BladeEnclosure_2/Node_25/Processor_99];0;null; 27 26;26;-1;cluster;4;1225674000;1225681200;1225681200;1225674000;1225674000;14400;7200;7200;7200;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_1];[rack_1/BladeEnclosure_1/Node_1/Processor_4, rack_1/BladeEnclosure_1/Node_1/Processor_3, rack_1/BladeEnclosure_1/Node_1/Processor_2, rack_1/BladeEnclosure_1/Node_1/Processor_1];0;null; 28 27;27;-1;cluster;4;1225674000;1225681200;1225681200;1225674000;1225674000;14400;7200;7200;7200;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_3];[rack_1/BladeEnclosure_1/Node_3/Processor_10, rack_1/BladeEnclosure_1/Node_3/Processor_11, rack_1/BladeEnclosure_1/Node_3/Processor_12, rack_1/BladeEnclosure_1/Node_3/Processor_9];0;null; 29 28;28;-1;cluster;4;1225674000;1225681200;1225681200;1225674000;1225674000;14400;7200;7200;7200;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_4];[rack_1/BladeEnclosure_1/Node_4/Processor_15, rack_1/BladeEnclosure_1/Node_4/Processor_16, rack_1/BladeEnclosure_1/Node_4/Processor_13, rack_1/BladeEnclosure_1/Node_4/Processor_14];0;null; 30 29;29;-1;cluster;4;1225674000;1225684800;1225684800;1225674000;1225674000;18000;7200;10800;7200;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_5];[rack_1/BladeEnclosure_1/Node_5/Processor_20, rack_1/BladeEnclosure_1/Node_5/Processor_17, rack_1/BladeEnclosure_1/Node_5/Processor_18, rack_1/BladeEnclosure_1/Node_5/Processor_19];0;null; 31 30;30;-1;cluster;4;1225675800;1225683000;1225683000;1225675800;1225675800;16200;9000;7200;9000;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_9];[rack_1/BladeEnclosure_1/Node_9/Processor_33, rack_1/BladeEnclosure_1/Node_9/Processor_36, rack_1/BladeEnclosure_1/Node_9/Processor_35, rack_1/BladeEnclosure_1/Node_9/Processor_34];0;null; 32 31;31;-1;cluster;4;1225675800;1225686600;1225686600;1225675800;1225675800;19800;9000;10800;9000;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_13];[rack_1/BladeEnclosure_1/Node_13/Processor_51, rack_1/BladeEnclosure_1/Node_13/Processor_52, rack_1/BladeEnclosure_1/Node_13/Processor_50, rack_1/BladeEnclosure_1/Node_13/Processor_49];0;null; 33 32;32;-1;cluster;4;1225675800;1225683000;1225683000;1225675800;1225675800;16200;9000;7200;9000;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_26];[rack_1/BladeEnclosure_2/Node_26/Processor_102, rack_1/BladeEnclosure_2/Node_26/Processor_103, rack_1/BladeEnclosure_2/Node_26/Processor_104, rack_1/BladeEnclosure_2/Node_26/Processor_101];0;null; 34 33;33;-1;cluster;4;1225675800;1225686600;1225686600;1225675800;1225675800;19800;9000;10800;9000;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_27];[rack_1/BladeEnclosure_2/Node_27/Processor_108, rack_1/BladeEnclosure_2/Node_27/Processor_107, rack_1/BladeEnclosure_2/Node_27/Processor_106, rack_1/BladeEnclosure_2/Node_27/Processor_105];0;null; 35 34;34;-1;cluster;4;1225676400;1225690800;1225690800;1225676400;1225676400;24000;9600;14400;9600;0;14400;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_28];[rack_1/BladeEnclosure_2/Node_28/Processor_110, rack_1/BladeEnclosure_2/Node_28/Processor_111, rack_1/BladeEnclosure_2/Node_28/Processor_112, rack_1/BladeEnclosure_2/Node_28/Processor_109];0;null; 36 35;35;-1;cluster;4;1225676400;1225690800;1225690800;1225676400;1225676400;24000;9600;14400;9600;0;14400;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_29];[rack_1/BladeEnclosure_3/Node_29/Processor_116, rack_1/BladeEnclosure_3/Node_29/Processor_115, rack_1/BladeEnclosure_3/Node_29/Processor_114, rack_1/BladeEnclosure_3/Node_29/Processor_113];0;null; 37 36;36;-1;cluster;4;1225677600;1225706400;1225706400;1225677600;1225677600;39600;10800;28800;10800;0;28800;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_6];[rack_1/BladeEnclosure_1/Node_6/Processor_21, rack_1/BladeEnclosure_1/Node_6/Processor_23, rack_1/BladeEnclosure_1/Node_6/Processor_22, rack_1/BladeEnclosure_1/Node_6/Processor_24];0;null; 38 37;37;-1;cluster;4;1225677600;1225684800;1225684800;1225677600;1225677600;18000;10800;7200;10800;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_1/Node_10];[rack_1/BladeEnclosure_1/Node_10/Processor_40, rack_1/BladeEnclosure_1/Node_10/Processor_37, rack_1/BladeEnclosure_1/Node_10/Processor_39, rack_1/BladeEnclosure_1/Node_10/Processor_38];0;null; 39 38;38;-1;cluster;4;1225677600;1225699200;1225699200;1225677600;1225677600;32400;10800;21600;10800;0;21600;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_20];[rack_1/BladeEnclosure_2/Node_20/Processor_78, rack_1/BladeEnclosure_2/Node_20/Processor_79, rack_1/BladeEnclosure_2/Node_20/Processor_77, rack_1/BladeEnclosure_2/Node_20/Processor_80];0;null; 40 39;39;-1;cluster;4;1225677600;1225706400;1225706400;1225677600;1225677600;39600;10800;28800;10800;0;28800;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_21];[rack_1/BladeEnclosure_2/Node_21/Processor_84, rack_1/BladeEnclosure_2/Node_21/Processor_81, rack_1/BladeEnclosure_2/Node_21/Processor_82, rack_1/BladeEnclosure_2/Node_21/Processor_83];0;null; 41 40;40;-1;cluster;4;1225677600;1225684800;1225684800;1225677600;1225677600;18000;10800;7200;10800;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_24];[rack_1/BladeEnclosure_2/Node_24/Processor_95, rack_1/BladeEnclosure_2/Node_24/Processor_94, rack_1/BladeEnclosure_2/Node_24/Processor_96, rack_1/BladeEnclosure_2/Node_24/Processor_93];0;null; 42 41;41;-1;cluster;4;1225677600;1225699200;1225699200;1225677600;1225677600;32400;10800;21600;10800;0;21600;0;0;0;0;0;0;[rack_1/BladeEnclosure_2/Node_25];[rack_1/BladeEnclosure_2/Node_25/Processor_100, rack_1/BladeEnclosure_2/Node_25/Processor_98, rack_1/BladeEnclosure_2/Node_25/Processor_97, rack_1/BladeEnclosure_2/Node_25/Processor_99];0;null; 43 42;42;-1;cluster;4;1225678400;1225703600;1225703600;1225678400;1225678400;36800;11600;25200;11600;0;25200;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_30];[rack_1/BladeEnclosure_3/Node_30/Processor_120, rack_1/BladeEnclosure_3/Node_30/Processor_117, rack_1/BladeEnclosure_3/Node_30/Processor_118, rack_1/BladeEnclosure_3/Node_30/Processor_119];0;null; 44 43;43;-1;cluster;4;1225678400;1225692800;1225692800;1225678400;1225678400;26000;11600;14400;11600;0;14400;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_31];[rack_1/BladeEnclosure_3/Node_31/Processor_123, rack_1/BladeEnclosure_3/Node_31/Processor_124, rack_1/BladeEnclosure_3/Node_31/Processor_121, rack_1/BladeEnclosure_3/Node_31/Processor_122];0;null; 45 44;44;-1;cluster;4;1225678400;1225685600;1225685600;1225678400;1225678400;18800;11600;7200;11600;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_32];[rack_1/BladeEnclosure_3/Node_32/Processor_125, rack_1/BladeEnclosure_3/Node_32/Processor_127, rack_1/BladeEnclosure_3/Node_32/Processor_126, rack_1/BladeEnclosure_3/Node_32/Processor_128];0;null; 46 45;45;-1;cluster;4;1225678400;1225703600;1225703600;1225678400;1225678400;36800;11600;25200;11600;0;25200;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_33];[rack_1/BladeEnclosure_3/Node_33/Processor_131, rack_1/BladeEnclosure_3/Node_33/Processor_130, rack_1/BladeEnclosure_3/Node_33/Processor_132, rack_1/BladeEnclosure_3/Node_33/Processor_129];0;null; 47 46;46;-1;cluster;4;1225678400;1225692800;1225692800;1225678400;1225678400;26000;11600;14400;11600;0;14400;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_34];[rack_1/BladeEnclosure_3/Node_34/Processor_133, rack_1/BladeEnclosure_3/Node_34/Processor_134, rack_1/BladeEnclosure_3/Node_34/Processor_135, rack_1/BladeEnclosure_3/Node_34/Processor_136];0;null; 48 47;47;-1;cluster;4;1225678400;1225689200;1225689200;1225678400;1225678400;22400;11600;10800;11600;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_35];[rack_1/BladeEnclosure_3/Node_35/Processor_137, rack_1/BladeEnclosure_3/Node_35/Processor_138, rack_1/BladeEnclosure_3/Node_35/Processor_139, rack_1/BladeEnclosure_3/Node_35/Processor_140];0;null; 49 48;48;-1;cluster;4;1225679000;1225704200;1225704200;1225679000;1225679000;37400;12200;25200;12200;0;25200;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_36];[rack_1/BladeEnclosure_3/Node_36/Processor_141, rack_1/BladeEnclosure_3/Node_36/Processor_144, rack_1/BladeEnclosure_3/Node_36/Processor_143, rack_1/BladeEnclosure_3/Node_36/Processor_142];0;null; 50 49;49;-1;cluster;4;1225679000;1225686200;1225686200;1225679000;1225679000;19400;12200;7200;12200;0;7200;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_37];[rack_1/BladeEnclosure_3/Node_37/Processor_147, rack_1/BladeEnclosure_3/Node_37/Processor_148, rack_1/BladeEnclosure_3/Node_37/Processor_145, rack_1/BladeEnclosure_3/Node_37/Processor_146];0;null; 51 50;50;-1;cluster;4;1225679000;1225689800;1225689800;1225679000;1225679000;23000;12200;10800;12200;0;10800;0;0;0;0;0;0;[rack_1/BladeEnclosure_3/Node_38];[rack_1/BladeEnclosure_3/Node_38/Processor_151, rack_1/BladeEnclosure_3/Node_38/Processor_152, rack_1/BladeEnclosure_3/Node_38/Processor_150, rack_1/BladeEnclosure_3/Node_38/Processor_149];0;null;
Note: See TracChangeset
for help on using the changeset viewer.